AWG G3 PAD FOR PS3 Specifikace Strana 259

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 285
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 258
Synchronization 7 Analog Modules
System Reference, January 2001
259
The following timing chart is for when the TRGL value is
set to zero.
Figure 123 Trigger Signal Edge Placement when TRGL Is Set to Zero
NOTE If different master clocks are used for digital channel as
trigger source and analog module, the settings of the TRGL
and SIGL firmware commands are no meaning.
Trigger signal
@digital pin
Measurement start
@analog module pogo pin
Analog signal
@analog module pogo pin
Signal line
length
nc sig2
Analog signal
@DUT pin
Trigger line
length
Trigger-to-signal
delay
Trigger edge setting
Move backward by
trigger line length
Move backward by
trigger-to-signal delay
Move forward by
signal line length
Beginning of
Tester Period
Tester Period
Tester Period
TRGL = 0
SIGL = signal line length
Zobrazit stránku 258
1 2 ... 254 255 256 257 258 259 260 261 262 263 264 ... 284 285

Komentáře k této Příručce

Žádné komentáře